Изобретение отиосигся к облаСти автоматики ,и 1вычнсл:1 тельиой тех1НИ;ки и предназначено
для делен1ия чаютоты € зада1нны:м коэффлциепТОЛ1 целен:ия. H3BeiCT}ib упра вляемые делители частоты,
содержащие счетчнк .ямпульсав на триггерах с П, и ин.верСньгм выходом, вход которого
соеди:нен СО «ходом схемы «И и шииой вх адных |ИмлулБСО)в, вентил,и о;Поз. и ра здел.ительные диоды.
Недостатком И31вестного усррой/ства Я1вляется ограшиченяое быстродеЙ СТ|Вие, оызва.нное
sainj-fcbio улр1а1вляюндего кода в триггеры счетчи1ка и Наличием входных вентилей и 1ве«тилей
о;вязи м.еяаду тфиггерам.и, являющи-м.ися элемента1ми заявр;жки. К;ро,ме того, (нриицн.п отключения
«сточиика ИМлульСов от вхоао:в триггерав усложняет схелп и делает ее ме.нее иадеж1ной.
С целью увеличения надежности и быстродействИя в предлагаемом устройстве вход веитиля
01позна1ваН(НЯ соединен через разделительный диод с ;И Н|Веропы1М выходом тр,иггера каждого
разряда счетчика и через другой разделительный 1ДИОД - с шиной кода уираюлення,
выход вентиля О1поана1ва1ния каждого разряда соединиен со вхадоад вентиля опоэна1ва1ния следующего
ра13ряда, (ВЫХОД вентлля олознаваиня последнего |раЗ|ряда подклЮЧен к входу схе.мы
«И, выход Котарой соединен с шиной Обнулепня трНггеров.
На чертеже приведена схема нреалагаел101-о уира-Бляемого делителя частоты для четырех разряде-.
Ун:ра1вля ем ы il дел)1тель содерЖ1Ит счетчик 1-4, схему «И 5,
НМпульсов на npiHrrepax не)1тил11 опознава-ния 6, 7 и Ji разделительные
диоды 9-16. Управляемый деллтелт, частот1л работает
следующим образом. Нринцлп работы основал ,на «за-пио кода
упрашле ния в вентплл опознавания 6, 7 « S, ноСледоБательная цепочка которых открывается
в момент равенства заданного инверсного кода правле11ия с количество.м импульсов, подсчита}111ых
счетчижол н шульсов. Нрн этом велтиль опознаваНИЯ младшего разряда открывает
вентиль носледуюш,его старпгего разряда . Выходные импульсы, .подлежащле делен.ию,
поступают одновременно на вход счетч,}1;ка НМпульсов , содержащего триггеры /-4 и схему
«И 5. Код управления, определяющий коэффициент деления делител-я, поступает.в инверсном
(коде через диоды 9--12 на входы последовательно соединенных вентилей 6-8, а второй
выход каждого пз триггеров через р:азде.И1тель}1ые диоды 3-16 подключе} к другому
входу 1вентилей опознавания 6-15. Допустил, что на вход делителя подан кол ООП, что СОответсгБ -ет тому, что каждый диенадцатый далгпульС (П|ри р.аботе ,по переднему
фронту) выдается на выход схемы «И 5. В этОМ случае неитнль 6 открыт, а «елтгити 7
и 8 закрыты. С приходом за-пус-кающих иМпульоав счетшк за1п-ол1няет ся до |М01Мвнта лстановления
на .инверСных выходах триггеров 3 и 4 высоких потенциалов «1, а на триггерах У н I-
устана вливается -HyjeiBoft потеицнал «О. Вся цепоч:ка зенрилей 6-8 открывается, а ,с выхода
.вентилей 8 cTaipmero разряда подается высокий лотанциал на схему «И 5.
Следующий И|Мнульс со входной к/шм-мы проходит 4eipe3 схему «И 5, inpH это.м выходной
импульс 1сб(р. все ъра ггеры в -нолг, и счетч:И1К лачинает новый цикл счета игмпульсов .
Выход наЯ частота упра1вляе.мого делителя частоты отределяегся формулой
2 i--(flo-2°+a,.2 + ...+a,, -2 ) П ) е д м е Т изобретения
У1И,ра1вляемый делитель частоты, содержащий 1счетчи1к дампульс-ов «а iip rrepax с орямы М
и .И|НВбрснЫМ выходам, вход которо-го соединен со (ВХОДОМ схемы «И и шииой ;вход1И 1Х
и,м ггульсов, вентили опознавания и 1разделительные диоды, отличающийся тем, что, с
целью увеличения надежности и быстродей-ств )(я, .в нем ВХОД вентиля опозна1ва:ния (соедииен
через Разделительный диод с и«1ве)р1сным выходом триггера 1каждоГО разряда счетчика н
че.рез другой 1разделительный диод - с шииой кода управления, выход лептиля опознавания
каждого . соединен со входом щентиля 0Позна)ВаЛИя следующего -разряда, юыход вентиля
апоз,наваиия последнего разряда ;под1ключен ко входу схемы «И, выход которой соединен
с щиной обнуления триггеров.