заявка
№ SU 331400
МПК G06G7/16

Частотно-импульсное множительно-делительное устройство

Авторы:
Костяшкин Л.Н.
Номер заявки
1456342/26-9
Дата подачи заявки
01.07.1970
Опубликовано
07.03.1972
Страна
SU
Как управлять
интеллектуальной собственностью
Чертежи 
1
Реферат

[30]

Формула изобретения

N

I I I I I I I I I I i I I i M i M

II I I Itill

t

I I I I

I L

Описание

[1]

Изобретение относится к области вычислительной техники и может быть использовано для выполнения множительно-делительной операции над переменными, представленными Б виде частоты повторения импульсов и кода как в качестве самостоятельного узла, так и в качестве составной части замкнутых множительно-делительных моделей.

[2]

Известны частотно-импульсные множительпо-делительные устройства, содержащие триггер , выходом соединенный с одной из схем совпадения , и счетчик, разряды которого через вентили переноса кода связаны с шиной входного кода.

[3]

Цель изобретения - расширение функциональных возможностей устройства.

[4]

Это достигается тем, что в частотно-импульсное множительно-делительное устройство введен второй триггер, единичный вход которого соединен с выходом первой схемы совпадения , а выход - с импульсными входами вентилей переноса кода и с потенциальными входами двух других схем совпадения. При этом импульсный вход одной из этих схем совпадения подключен к единичному входу второго триггера, а выход ее - к входу счетчика, выходы разрядов которого через схему сборки соединены с нулевым входом первого триггера.

[5]

устройства; на фиг. 2 - временные диаграммы его работы.

[6]

Устройство состоит из триггеров 1 и 2, импульсно-потенциальных схем 3-6 совпадения,

[7]

схемы «ИЛИ 7 и управляемого делителя 8 частоты. К входу установки единицы триггера / подключена шина в.ходной частоты FI. Выход триггера / соединен с потенциальным входом импульсно-потенциальной схемы 3 совпадения , к импульсному входу которой подключена шина входной частоты р2. Выход импульсно-потенциальной схемы 3 совпадения связан с входом установки единицы триггера 2 и импульсным входом импульсно-потенциальной схемы 4 совпадения, у которой потенциальный вход соединен с потенциальным входом импульсно-потенциальной схемы 5 совпадения и выходом триггера 2, а выход подключен к входу счётчика управляемого делителя 8

[8]

частоты.

[9]

Выход триггера 2, кроме того, подсоединен к импульсным входам вентилей переноса кода импульсно-потенциальной схемы 6 совпадения, у которых к другим входам подключены шины

[10]

соответствующих разрядов входного кода, а выходы связаны с входами установки единицы триггеров счетчика управляемого делителя 8 частоты, выходами подключенных к входам схем «ИЛИ 7. Выход схемы «ИЛИ 7 соедиина входной частоты F подключена к имульсному входу импульсно-потенциальной хемы 5 совпадения, выход которой связан с иной выходного сигнала устройства.

[11]

Работает устройство следующим образом.

[12]

В исходный момент времени триггеры /, 2 и риггеры счетчика управляемого делителя 8 астоты находятся в «нулевом состоянии, характеризуемом отсутствием сигнала на выходе. ри поступлении иа вход триггера / импульса частоты /1 (см. фиг. 2, а) он переходит в «единичное состояние, открывая импульсно-потенциальную схему 3 совпадения (фиг. 2, б). Первый импульс частоты (фиг. 2, в) с выхода импульсно-потенциальной схемы 3 совпадения не проходит через импульсно-потенциальную схему 4 совпадения, закрытую триггером 2, и изменяет состояние этого триггера на противоположное (фиг. 2, г). Передний фронт строба с выхода триггера 2 записывает в счетчик управляемого делителя 8 частоты ербз вентили импульсно-потенциальной схемы 6 совпадения число, соответствующее колу N (фиг. 2, с). При этом передний фронт строба со схемы «ИЛИ 7 не оказывает воздействия на триггеры 1 и 2, что может быть легко обеспечено подключением к входам схемы «ИЛИ 7 инверсных входов триггеров счетчика 8 делителя частоты.

[13]

Триггер 2, изменив свое состояние, разрешает прохождение частоты через импульсно-потенциальную схему 4 совпадения на списывающий вход управляемого делителя 8 частоты до тех пор, пока последний не обнулится (фит. 2, д). Это происходит гери равенстве числа импульсов частоты Fg и установленного значения кода N. Время списывания т определяется как r. Tz-N, где 7о - период частоты Гч. После обнуления управляемого делителя 8 частоты задний фронт строба со схемы «ИЛИ 7 обнуляет и триггеры 7 и 2 и все триггеры снова находятся в исходном состоянии.

[14]

С приходом второго импульса частоты F рассмотренный процесс повторяется. Таким образом , на выходе триггера 2 имеет место сигнал, показанный на фиг. 2, г. Управляя этим сигналом работой схемы 5 совпадения, получают на выходе частоту А. Из принципа работы и диаграмм следует, что

[15]

Гг-Л , F,.F,-h

[16]

A /CF3

[17]

Г

[18]

Г,

[19]

II- 2 I

[20]

где К - коэффициент заполнения.

[21]

При соответствующем выборе частоты F с помощью предлагаемого устройства можно моделировать соотношение Z X-y-C, где

[22]

м

[23]

, и, изменяя Л , автоматически измеГ2

[24]

нять с. При этом величина Г-. совершенно независима от диапазона изменения кода.

[25]

Предмет изобретения

[26]

Частотно-импульсное множительно-делительное устройство, содержащее триггер, выходом соединенный с одной из схем совпадения , и счетчик, разряды которого через вентили переноса кода связаны с шиной входного кода, отличающееся тем, что, с целью расщирения функциональных возможностей, оно содержит второй триггер, единичный вход которого соединен с выходом первой схемы совпадения , а выход - с импульсными входами вентилей переноса кода и с потенциальными входами двух других схем совпадения, причем импульсный вход одной из упомянутых схем совпадения подключен к единичному входу второго триггера, а выход ее соедине с входом счетчика , выходы разрядов которого через схему

[27]

сборки соединены с нулевым входом первого триггера.

[28]

F,fuz .t

[29]

Как компенсировать расходы
на инновационную разработку
Похожие патенты