заявка
№ SU 1374408
МПК H03H21/00

Адаптивный фильтр

Авторы:
ЛЕВОЧКО БОРИС СТЕПАНОВИЧ МАМОНОВ АНАТОЛИЙ ВАСИЛЬЕВИЧ СЫТНИК БОРИС ТИМОФЕЕВИЧ
Все (7)
Номер заявки
4104066
Дата подачи заявки
18.08.1986
Опубликовано
15.02.1988
Страна
SU
Как управлять
интеллектуальной собственностью
Реферат

[13]

Изобретение м.б. использовано для фильтрации сигнала, искаженного помехой с нулевым математич. ожиданием . Цель изобретения - повьшение точности фильтрации. Фильтр содержит блок 1 вычитания, масштабные яи 2 и 8, ограничитель 3, делитель 4 напряжения, сумматор 5, двухпорого- вый формирователь 6 сигнала смещения, интегратор 7, блок 9 вьщёления модуля . 1 ил.

Формула изобретения

вычитания, первый масштабный усилитель 2, ограничитель 3, делитель 4 напряжения, сумматор 5, двухпорого- вый формирователь 6 сигнала смещения интегратор 7, второй масштабный усилитель 8 и блок 9 выделения модуля.

Адаптивный фильтр работает следующим образом.

Входной сигнал x(t)+v(t), где x(t) - полезньй сигнал, v(t) -аддитивная помеха с нулевым средним, подается на вход блока 1 вычитания, на другой вход которого поступает выход ной сигнал интегратора 7 x(t), являющийся оценкой полезного сигнала. Выходной сигнал блока 1 вычитания (t), являющийся оценкой помехи, поступает на входы первого масштабного усилителя 2 и двухпорогового формирователя 6 сигнала смещения. Выходной сигнал первого масштабного усилителя 2 ) k.(t) поступает на вход ограничителя 3, Выходной сигнал ограничителя 3

-K ,(t) „„.sign t (t)

при (t) при k,l (t)

поступает на второй вход делителя 4, на другой вход которого в качестве делимого поступает сигнал Ug(t) kj |x(t)tc выхода блока 9 вьщеле- ния модуля, на вход которого через второй масштабньй усилитель 8 пос.ту- пает сигнал с вькода интегратора 7 ,x(t), Выходной сигнал делителя 4

5

0

5

0

5

0

5

Выходной сигнал сумматора 5, рав- ньй UjCt) ) + поступает на вход интегратора 7, на вькоде которого формируется отфильтрован- ньй сигнал x(t),

Формула изобретения

Адаптивньй фильтр,содержащий блок вычитания, первьй вход которого является входом адаптивного фильтра, интегратор , выход которого является выходом адаптивного фильтра и соединен с вторым входом блока вычитания, сумматор , ограничитель и первьй и второй масштабные усилители, отличающийся тем, что, с целью повышения точности фильтрации, в него введены делитель напряжения,, двух- пороговьй формирователь сигнала Смещения и блок вьщеления модуля, при этом последовательно соединенные первьй масштабньй усилитель и ограничитель включены между выходом блока вычитания и первым входом делителя напряжения, второй вход которого соединен с выходом блока вьщеления модуля , вход которого через второй масштабньй усилитель соединен с выходом интегратора, вход которого соединен с выходом сумматора, первьй вход которого соединен с выходом делителя напряжения, а второй вход через двух- пороговьй формирователь сигнала смещения соединен с выходом блока вычитания ,

Описание

[1]

11374408

[2]

. Изобретение относится к радиотехнике и может быть использовано для фильтрации сигнала, искаженного помехой с нулевым математическим ожиданием .

[3]

Цель изобретения - повышение точности фильтрации.

[4]

На чертеже представлена электрическая структурная схема адаптивного д фильтра,

[5]

Адаптивньй фильтр содержит блок 1

[6]

и

[7]

kjlx(t)| k TCtT

[8]

.

[9]

где о( В - масштабньй коэффициент, поступает на первьй вход сумамтора 5, на другой вход которого поступает выходной сигнал двухпорогового формирователя 6 сигнала смещения

[10]

(t)

[11]

В sign (t) (t)h

[12]

u,(t)

Как компенсировать расходы
на инновационную разработку
Похожие патенты